免费发布产品 快速发布资讯

噪声容限的举例

   2021-04-20 8950
核心提示:一条数字电路中的电压也许被设计在0.0和1.2v之间变化,任何在0.5v以下的电压被认为是逻辑‘0’,而任何在0.7v之上的电压被认为是

一条数字电路中的电压也许被设计在0.0和1.2v之间变化,任何在0.5v以下的电压被认为是逻辑‘0’,而任何在0.7v之上的电压被认为是逻辑1。 然后0的噪声容限是电压值在0.5v以下的信号,并且‘1’的噪声容限是电压值在0.7v以上的信多功能声级计号。通俗点讲就是,整个电路所容许的噪声极限 。
TTL 电路额定高电平和低电平分别是2.4v和0.4v,最小可识别电平(即临界可识别电平)是2v和0.8v。即系统本身高电平识别是2.4v,但若一个信号受噪声叠加后呈现是2v的电压,此时也可识别为高电平;低电平额定识别是0.4v,若一个信号受噪声叠加后呈现0.8v的电压时,也可以识别出是低电平。TTL的高低电平的噪声容限都是0.4v,这说明叠加在信号电平上的容许的噪声摆幅/噪声抖动在小于0.4v时,是对逻辑的正确识别没有影响的,噪声容限就是容许的叠加在信号电平上的噪声幅值裕度,在噪声容限之内的噪声信号是可以容许的,不影响正确识别。噪声容限是 0.4v,就是说可以容许信号电平上有叠加上小于0.4v裕度的噪声。在这种情况下噪声容限没有被测量作为绝对电压,没有比率。 CMOS芯片的噪声容限比TTL通常大,因为VOH是离电源电压较近,并且最小值是离零较近 。
在通信系统工程学,噪声容限是信号超出极小的可接受的数额的比率。它在分贝耳通常被测量 。


本文章内容 来源于 百度知道 ,如侵犯原作者权益请及时联系 2850832025@qq.com, 本网收到通知将在第一时间内删除本篇内容

 
标签: 噪声
反对 0举报 0 收藏 0 打赏 0评论 0
 
更多>同类销售文章
推荐产品
扫码加销售专员微信

气体检测仪

    13241854077
网站首页  |  关于我们  |  联系方式  |  使用协议  |  版权隐私  |  网站地图  |  排名推广  |  广告服务  |  积分换礼  |  网站留言  |  RSS订阅  |  违规举报  |  京ICP备10020141号-3